TRABALHOS PUBLICADOS
2015 |
Uma FIFO Básica para Transferência de Dados no Domínio de Clocks não Relacionados Proceedings Article Oliveira, Duarte L; Garcia, Kledermon; Faria, Lester A; dAmore, Roberto Resumo | Links | BibTeX | Tags: sistemas heterogêneos múltiplos clocks SOC GALS @inproceedings{Duarte2015sistemasb, Sistemas complexos demandam, cada vez mais, alta desempenho, baixa dissipação de potência e altas taxas de integração entre diferentes módulos. Plataformas militares sejam elas aeronaves, embarcações ou veículos de superfície, mostram-se como um agregado de equipamentos que necessitam sempre possuindo protocolos de se comunicação de processamento. Neste sentido, First-in-first-out (FIFO) são estruturas de memória amplamente usadas para realizar a transferência de dados entre os módulos de processamento, e aumento de permitindo uma maior modularidade desempenho. Neste artigo propomos três novas FIFOs básicas de modo misto. As FIFOs podem operar com clock misto, ou com a entrada (ou a saída) sendo assíncrona. As novas FIFOs são voltadas para VLSI (Very Large Scale Integration), FPGAs (Field Programmable Gate Array) e podem ser usadas eficientemente em qualquer topologia dos sistemas digitais heterogêneos do (Systems-on-Chip) ou GALS (Globally-Asynchronous Locally-Synchronous). Como principais características, tem-se que a sua memória é constituída por um conjunto de registradores que operam como um pipeline assíncrono, enquanto as interfaces, que sincronizam o sinal de clock, o fazem de forma eficiente. Os resultados obtidos pelas FIFOs são bastante promissores, seja em área, potência dissipada e/ou taxa de transferência (throughput). Palavras-Chave sistemas heterogêneos; múltiplos clocks; SOC; GALS. |